28EDIP 실용적 시계와 타이밍 집적 회로, DS1286 실시간 클럭 IC

무료샘플과 쿠폰을 위해 나와 연락하세요.
왓츠앱:0086 18588475571
위챗: 0086 18588475571
스카이프: sales10@aixton.com
만약 당신이 어떠한 관심도 가지면, 우리가 24 시간 온라인 도움말을 제공합니다.
x타입 | 시계 / 달력 | 특징 | 알람, 윤년, 구형파 출력, SRAM, 감시 타이머 |
---|---|---|---|
메모리 용량 | 50B | 시간표시 서식 | HH :MM :SS :hh (12/24 hr) |
날짜 양식 | YY-MM-DD-드드 | 인터페이스 | 대비 |
전압 - 공급 | 4.5V ~ 5.5V | 전압 - 공급, 배터리 | 2.4V ~ 3.5V |
전류 - 계시(최대) | 5V에 있는 7mA | 작동 온도 | 0' C ~ 70' C |
증가하는 타입 | 관통 홀 | 패키지 / 건 | 28 하락 모듈 (0.61 ", 15.49 밀리미터), 23명의 리드 |
공급자 소자 패키지 | 28-EDIP | ||
강조하다 | 28EDIP 시계와 타이밍 집적 회로,실용적 시계와 타이밍 집적 회로,DS1286 실시간 클럭 IC |
DS1286 IC RTC 사무원 / 달력 PAR 28EDIP 아날로그 디바이스주 Inc./Maxim은 통합되었습니다
제품 상세정보
일반 설명
DS1284/DS1286 감시기 계시원들은 28번 핀 JEDEC 하락에 자급 자족할 수 있는 실시간 클록, 알람, 감시 타이머들과 시간 간격 타이머들이고, 하락 패키지를 요약했습니다. DS1286은 내장된 리튬 에너지 원과 수정 결정을 포함하며, 그것이 어떠한 외부 회로에 대한도 필요성을 제거합니다. DS1284는 한 외부적인 수정 결정과 VBAT 원천을 요구하며, 그것이 리튬 배터리일 수 있었습니다. 64 8개의 비트 레지스터 이내에 포함된 자료는 바이트-와이드 스태틱 랜돔 어세스 메모리와 같은 방식으로 읽히거나 작성됩니다. 자료는 VCC의 상태를 발견하는 지능적 제어 회로에 의해 감시기 계시원에서 유지되고 기입이 VCC가 허용한도의 밖에 있을 때 메모리를 보호합니다. 리튬
특징
두번째와 두번째, 분, 시간, 일, 그 달의 날짜, 달과 년의 100번째를 놓치지 않습니다 ; 2100년에 달하는 유효한 윤년 배상감시 타이머는 제어 불능 프로세서를 재개합니다
알람 기능은 실시간 관련된 활동을 예정합니다
내장된 리튬 에너지 셀은 타임즈 지, 감시, 사용자 RAM과 알람 정보를 유지합니다
프로그램 가능하 중단하고 방형파 출력이 JEDEC 발자국을 유지합니다
모든 등록은 주소와 데이터 버스를 통해 개별적으로 주소 지정 가능형입니다
정확도는 ±1 분 / 보다 더 낫습니다 +25' C (EDIP)에 있는 달
VCC 없을 경우에 10년의 시간 측정 기록보다 더 큽니다
사용자 NV RAM의 50 바이트
Underwriters Laboratory (UL)는 서약했습니다
+85' C 산업용 온드범위 선택에 대한 -40' C
상술
특성 | 속성 값 |
---|---|
제조사 | 격언은 통합되었습니다 |
상품 카테고리 | IC 칩 |
시리즈 | - |
타입 | 시계 / 달력 |
패키징 | 튜브 |
포장 케이스 | 28명의 하락 모듈 (0.61 ", 15.49 밀리미터) 23명의 리드 |
작동 온도 | 0' C ~ 70' C |
설치형 | 관통 홀 |
특징 | 알람, 윤년, 구형파 출력, SRAM, 감시 타이머 |
인터페이스 | 대비 |
전압 공급 | 4.5 V ~ 5.5 V |
공급 툴 장치 패키지 | 28-EDIP |
기억장치 용량 | 50B |
시간표시 서식 | HH :MM :SS :hh (12/24 hr) |
날짜 양식 | YY-MM-DD-드드 |
전압 공급 배터리 | 2.4 V ~ 3.5 V |
현재 시간 측정 기록 최대 | 5V에 있는 7mA |
특징, 앱
특징
초와 분, 시간, 일, 그 달의 날짜, 달과 년의 100번째를 놓치지 않습니다 ; 감시 타이머 2100명 유효한 윤년 배상은 제어 불능 프로세서 알람 기능 일정을 재개하고 실제적 시간 관련된 활동 내장된 리튬 에너지 셀이 시간, 감시, 사용자 RAM과 프로그램 가능한 알람 정보가 중단한다고 주장하고 구형파 출력이 28개 핀 JEDEC 발자국을 유지하고 모든 등록이 주소를 통해 개별적으로 주소 지정 가능형이고 데이터 버스 정확도가 사용자 NV RAM의 VCC 50 바이트 없을 경우에 10년의 시간 측정 기록 보다 25' C 크 에 ±1 분 / 달 보다 더 낫습니다
- 인터럽트 출력 A (오픈 드레인) INTB (INTB) - 인터럽트 출력 비 (오픈 드레인) A0-A5 - 어드레스 입력 DQ0-DQ7 - 데이터 입력 / 출력 CE - 칩 가능 OE - 출력 가능 WE - 기입은 VCC를 가능하게 합니다 - +5 볼트 국민 총수요 - 지상 - 무접속 SQW - 구형파 출력
기술
DS1286 감시기 계시원은 28번 핀 JEDEC 하락이 패키징한 자급 자족할 수 있는 실시간 클럭, 알람, 감시 타이머와 시간 간격 타이머입니다. DS1286은 내장된 리튬 에너지 원과 어떠한 외부 회로에 대한도 필요성을 제거하는 수정 결정을 포함합니다. 64 에이트빗 등록 이내에 포함된 자료는 바이트 와이드 스태틱 랜돔 어세스 메모리와 같은 방식으로 읽히거나 작성됩니다. 자료는 VCC의 상태를 발견하는 지능적 제어 회로에 의해 감시기 계시원에서 유지되고 기입이 VCC가 허용한도의 밖에 있을 때 메모리를 보호합니다. 리튬 에너지 원은 VCC 없을 경우에 10년 이상간 데이터와 시간을 유지할 수 있습니다. 감시기 계시원 정보는 초의 100번째와 분, 시간, 일, 날짜, 달과 년을 포함합니다. 자동적으로 달의 마지막에 있는 날짜는 13 111999입니다
윤년 동안 수정을 포함하여, 31 이하 일로 몇 달동안 조절됩니다. 감시기 계시원은 AM / PM 지표로 또한 또는 12 시간 포맷에서 작동합니다. 감시 타이머는 0/2와 99.99 초 사이에 호출 윈도우와 인터벌 타이밍을 제공합니다. 실시간 알람은 최대 1 주까지 프리셋 시간에 대비합니다.
WE (기록 허용)이 활동하지 않는 (높)과 CE (칩일 때마다 DS1286은 판독 주기를 실행하고 가능하게 하 )와 OE (생산량 가능하게 하 ) 활동적입니다 (낮은). 6 어드레스 입력 (A0-A5)에 의해 지정된 고유주소는 접근될 64 등록의 를 규정합니다. 유효 데이터는 지난 어드레스 입력 신호가 CE와 OE 엑세스 시간이 또한 충족한다고 규정하면서, 안정적인 후에 tACC 이내에 8 데이터 출력 구동기에 이용 가능할 것입니다 (타임즈 지에 접근하세요). OE와 CE 엑세스 시간이 충족하지 않으면 자료 접근은 후자 발생하는 신호 OE로부터 측정되)과 접근을 다루 기보다 제한 파라메터가 또한 CE를 위한 트코 또는 OE를 위한 발가락입니다.
기록 모드로 이스 때마다 WE (기입 가능하게 하 )와 CE (칩 가능하게 하 ) 신호가 어드레스 입력이 안정적인 후에 활동적 (낮은) 주에 있습니다. 후자 발생하는 하강 모서리 또는 WE는 기입 사이클의 시작을 결정할 것입니다. 기입 사이클은 일찍 상승 에지 CE 또는 WE에 의해 끝납니다. 모든 어드레스 입력은 기입 사이클 전체에 걸쳐 유효한 채로 유지하여야 합니다. 또 다른 순환이 착수될 수 있기 전에 WE는 최소 회복 상태 (tWR)를 위한 하이상태로 돌아가야 합니다. 데이터는 일찍 상승 에지 CE 또는 WE에 관하여 충분한 자료 설치 (tDS)와 데이터 시간 홀딩 (tDH)와 데이터 버스에 유효함에 틀림없습니다. OE 제어신호는 버스 충돌을 피하기 위한 기입 사이클 동안 활동하지 않은 채로 (높은 것) 유지하여야 합니다. 그러나, 만약 출력 버스가 가능해졌으면 (CE와 활동적인 OE), WE는 그것의 하강 모서리로부터 토드더블유의 출력을 무력하게 할 것입니다.
감시기 계시원은 VCC가 4.5 볼트보다 더 크고 기입이 등록을 보호하는 가득 찬 기능적인 능력이 전형적인 4.25 볼트에 만족한다고 규정합니다. 자료는 어떠한 추가적 지지 회로 없이 VCC 없을 경우에 유지됩니다. DS1286은 끊임없이 VCC를 모니터링합니다. 만약 공급 전압이 감소하면, 감시기 계시원은 기록 방지 자체를 자동적으로 바라고 등록에 대한 모든 입력이 "아랑곳하지 않" 됩니다 양쪽 INTA와 INTB (INTB)는 오픈 드레인 출력입니다. 그 둘은 중단하고 내부 클럭이 계속 그 수준의 VCC에 상관없이 운영합니다. 그러나, 인터럽트 핀과 함께 사용된 풀업 저항기가 결코 VCC 0.3V보다 더 큰 가치에 끌려오지 않는다는 것을 보장하는 것이 중요합니다. VCC가 대략 3.0 볼트 아래로 떨어진 것처럼, 파워 스위칭 회로는 시계와 타이머 데이터 기능성을 유지하기 위해 리튬 에너지 원을 켭니다. 그것은 또한 이번 (배터리 백업 모드) 동안 그것을 보장하도록 요구됩니다, INTA와 INTB (INTB)에 있는 현 전압이 결코 3.0V를 초과하지 않습니다. 언제나 각각 위의 경향은 초과하여서는 안됩니다 또는 -1.0 마. 그러나, 고성능의 모드가 INTB (INTB)로 선택되면, 이 핀은 단지 VCC의 면전에서 높게 될 것입니다. 전원공급 동안 VCC가 대략 3.0 볼트를 초월할 때, 파워 스위칭 회로는 외부 VCC를 연결시키고, 내부 리튬 에너지 원을 끊습니다. 정상 작동은 VCC가 150 부인 기간의 기간 동안 4.5 볼트를 초과하는 후에 다시 시작할 수 있습니다.
감시기 계시원은 모든 시간 측정 기록, 알람, 감시기, 통제와 자료 정보를 포함하는 넓은 8비트인 64 등록을 가지고 있습니다. 시계, 달력, 알람과 워치독 레지스터는 외부 (사용자 접근가능한) 포함하는 메모리 위치와 정보의 내부 복사본입니다. 외부 카피는 그들이 (그림 1을 보시오) 증가된 내부 복사본의 동시발생 전송에 의해 정기적으로 업데이트된라는 것 내부 기능이 제외하 에 독립합니다. 명령 기록기 비트는 양쪽 내부 외부 함수에 의해 영향을 받습니다. 이 등록은 더 후에 논의될 것입니다. RAM 등록의 50 바이트는 단지 외부 어드레스와 데이터 버스로부터 접근될 수 있습니다. 등록과 콘틴 당일 시간과 날짜 정보 (그림 2를 보시오). 당일 시간 정보는 BCD에서 저장됩니다. 등록 3, 5, 및 7은 당일 시간 알람 정보를 포함합니다. 당일 시간 알람 정보는 BCD에서 저장됩니다. 등록 비는 커멘드 레지스터이고 이 등록에서 정보가 이원적입니다. 레지스터 C와 D는 감시기 알람 레지스터이고 이러한 2 등록에서 저장되는 정보가 BCD에 있습니다. 3F를 통한 레지스터 E는 사용자 바이트이고, 사용자의 신중에 데이터를 포함하는데 사용될 수 있습니다.